Cuprinsul cursului

download Cuprinsul cursului

If you can't read please download the document

description

Cuprinsul cursului. 1. Introducere 2. Metode pentru operaţii de I/E 3. Magistrale 4. Afişaje cu cristale lichide 5. Alte tipuri de afişaje 6. Adaptoare grafice 7. Discuri optice. 3. Magistrale. Introducere Consideraţii electrice Sincronizarea transferurilor de date - PowerPoint PPT Presentation

Transcript of Cuprinsul cursului

Cuprinsul cursului

Cuprinsul cursului1. Introducere2. Metode pentru operaii de I/E3. Magistrale4. Afiaje cu cristale lichide5. Alte tipuri de afiaje6. Adaptoare grafice7. Discuri optice14.10.20151Sisteme de intrare/ieire i echipamente periferice (03-1)13. MagistraleIntroducereConsideraii electriceSincronizarea transferurilor de dateArbitrajul de magistralMagistrala VMEMagistrale localeMagistrala PCIVariante ale magistralei PCIMagistrale seriale14.10.20152Sisteme de intrare/ieire i echipamente periferice (03-1)2Introducere (1)Magistrale: ci electrice de transmitere a semnalelor ntre diferite module ale unui sistem de calcul n cadrul sistemelor de calcul exist mai multe magistrale diferite:O magistral sistem pentru conectarea UCP la memorieUna sau mai multe magistrale de I/E pentru conectarea perifericelor la UCP14.10.20153Sisteme de intrare/ieire i echipamente periferice (03-1)3Introducere (2)Magistrale ntr-un sistem de calcul14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)4

4Introducere (3)Arhitecturi cu magistral dual DIB (Dual Independent Bus) Magistrala sistem este nlocuit cu dou magistrale: FSB i BSBFSB (Front Side Bus): ntre UCP i memoria principalBSB (Back Side Bus): ntre UCP i memoria cache de nivel 2 (sau 3)14.10.20155Sisteme de intrare/ieire i echipamente periferice (03-1)5Introducere (4)Anumite dispozitive conectate la magistral sunt active i pot iniia un transfer master Alte dispozitive sunt pasive i ateapt cererile de transfer slave Exemplu: UCP solicit unui controler de disc citirea sau scrierea unui bloc de dateUCP are rol de master Controlerul are rol de slave 14.10.20156Sisteme de intrare/ieire i echipamente periferice (03-1)63. MagistraleIntroducereConsideraii electriceSincronizarea transferurilor de dateArbitrajul de magistralMagistrala VMEMagistrale localeMagistrala PCIVariante ale magistralei PCIMagistrale seriale14.10.20157Sisteme de intrare/ieire i echipamente periferice (03-1)7Consideraii electrice (1)Proiectarea unor magistrale performante necesit minimizarea unor fenomene electrice nedoriteDetermin scderea fiabilitii sistemelorCele mai importante: reflexiile de semnal Reflexiile de semnal sunt determinate de discontinuitile impedanelor: conectori, ncrcri capacitive, treceri ntre diferite straturi ale plcilor14.10.20158Sisteme de intrare/ieire i echipamente periferice (03-1)8Consideraii electrice (2)Reflexiile de semnal determin oscilaii ale tensiunii i curentului Pentru eliminarea reflexiilor de semnal trebuie s se utilizeze terminatori de magistral Terminatori:Pasivi (rezistivi)ActiviTerminatorii rezistivi se pot conecta n serie sau n paralel 14.10.20159Sisteme de intrare/ieire i echipamente periferice (03-1)9Consideraii electrice (3)Terminator serien cazul ideal:Rs + Zs = Z0 Zs impedana sursei Z0 impedana caracteristic a liniei14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)10

10Consideraii electrice (4)Terminator paralelSe plaseaz o rezisten la captul receptor divizor Rezistena echivalent Re trebuie s fie egal cu impedana caracteristic a liniei Z0Se poate utiliza pentru magistralele bidirecionale 14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)11

113. MagistraleIntroducereConsideraii electriceSincronizarea transferurilor de dateArbitrajul de magistralMagistrala VMEMagistrale localeMagistrala PCIVariante ale magistralei PCIMagistrale seriale14.10.201512Sisteme de intrare/ieire i echipamente periferice (03-1)12Sincronizarea transferurilor de dateSincronizarea transferurilor de dateMagistrale sincroneMagistrale asincrone14.10.201513Sisteme de intrare/ieire i echipamente periferice (03-1)13Sincronizarea transferurilor de dateDup modul de sincronizare al transferurilor de date, magistralele pot fi:Sincrone AsincroneOperaiile magistralelor sincrone sunt controlate de un semnal de ceas necesit un numr ntreg de perioade de ceas Magistralele asincrone nu utilizeaz un semnal de ceas ciclurile de magistral pot avea orice durat14.10.201514Sisteme de intrare/ieire i echipamente periferice (03-1)14Sincronizarea transferurilor de dateSincronizarea transferurilor de dateMagistrale sincroneMagistrale asincrone14.10.201515Sisteme de intrare/ieire i echipamente periferice (03-1)15Magistrale sincrone (1)Fiecare cuvnt este transferat pe durata unui numr ntreg de cicluri de ceasDurata este cunoscut att de unitatea surs, ct i de cea destinaie sincronizareSincronizarea: Conectarea ambelor uniti la un semnal de ceas comun distane scurteUtilizarea unor semnale de ceas separate pentru fiecare unitate trebuie transmise semnale de sincronizare n mod periodic 14.10.201516Sisteme de intrare/ieire i echipamente periferice (03-1)16Magistrale sincrone (2)Transfer sincron Citire 14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)17

17Magistrale sincrone (3)Transfer sincron Scriere14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)18

18Magistrale sincrone (4)Cerina ca unitatea slave s rspund n urmtorul ciclu de ceas poate fi eliminatSe introduce un semnal de control suplimentar ACK sau WAIT, controlat de unitatea slave Semnalul este activat doar atunci cnd unitatea slave a terminat transferul datelor Unitatea master ateapt pn cnd recepioneaz semnalul ACK sau WAIT se introduc stri de ateptare 14.10.201519Sisteme de intrare/ieire i echipamente periferice (03-1)19Magistrale sincrone (5)Dezavantaje ale magistralelor sincrone:Dac un transfer se termin naintea unui numr ntreg de cicluri, trebuie s se atepte pn la sfritul ciclului Viteza trebuie aleas dup dispozitivul cel mai lent Dup alegerea unui ciclu de magistral, este dificil s se utilizeze avantajele mbuntirilor tehnologice viitoare 14.10.201520Sisteme de intrare/ieire i echipamente periferice (03-1)20Sincronizarea transferurilor de dateSincronizarea transferurilor de dateMagistrale sincroneMagistrale asincrone14.10.201521Sisteme de intrare/ieire i echipamente periferice (03-1)21Magistrale asincrone (1)O magistral asincron elimin dezavantajele magistralelor sincrone n locul semnalului de ceas se utilizeaz semnale de control suplimentare i un protocol logic ntre uniti (surs, destinaie)Protocolul poate fi:Unidirecional semnalele de sincronizare sunt generate de una din cele dou unitiBidirecional ambele uniti genereaz semnale de sincronizare 14.10.201522Sisteme de intrare/ieire i echipamente periferice (03-1)22Magistrale asincrone (2)Transfer prin protocol unidirecional(a) Transfer iniiat de surs DREADY (Data Ready)(b) Transfer iniiat de destinaie DREQ (Data Request)14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)23

23Magistrale asincrone (3)Semnalele DREADY i DREQ pot fi utilizate pentru:Transferul datelor de la unitatea surs pe magistralncrcarea datelor de pe magistral de ctre unitatea destinaie Semnale de strobExemplu: Sursa genereaz un cuvnt de date n mod asincron i l plaseaz ntrun registru buffer 14.10.201524Sisteme de intrare/ieire i echipamente periferice (03-1)24Magistrale asincrone (4)Semnalul DREQ valideaz intrarea de ceas a bufferului 14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)25

25Magistrale asincrone (5)Dezavantajul protocolului unidirecional: nu permite verificarea terminrii cu succes a transferuluiExemplu: ntrun transfer iniiat de surs, aceasta nu are confirmarea recepiei datelor de ctre destinaieSoluia: introducerea unui semnal de confirmare ACK (Acknowledge) protocol bidirecional14.10.201526Sisteme de intrare/ieire i echipamente periferice (03-1)26Magistrale asincrone (6)(a) Transfer prin protocol bidirecional iniiat de surs14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)27

27Magistrale asincrone (7)(b) Transfer prin protocol bidirecional iniiat de destinaie14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)28

28Magistrale asincrone (8)Operaie de citire din memorie utiliznd o magistral asincron14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)29

29Magistrale asincrone (9)MSYN (Master Synchronization) SSYN (Slave Synchronization) Protocol cu intercondiionare total: fiecare aciune este condiionat de o aciune anterioar

14.10.201530Sisteme de intrare/ieire i echipamente periferice (03-1)303. MagistraleIntroducereConsideraii electriceSincronizarea transferurilor de dateArbitrajul de magistralMagistrala VMEMagistrale localeMagistrala PCIVariante ale magistralei PCIMagistrale seriale14.10.201531Sisteme de intrare/ieire i echipamente periferice (03-1)31Arbitrajul de magistralArbitrajul de magistralArbitrarea centralizatArbitrarea descentralizat14.10.201532Sisteme de intrare/ieire i echipamente periferice (03-1)32Arbitrajul de magistralAre rolul de a determina modulul care va deveni master n cazul unor cereri simultaneMetode de arbitrareCentralizate: alocarea magistralei este realizat de un arbitru de magistral Descentralizate (distribuite): nu exist un arbitru de magistral 14.10.201533Sisteme de intrare/ieire i echipamente periferice (03-1)33Arbitrajul de magistralArbitrajul de magistralArbitrarea centralizatArbitrarea descentralizat14.10.201534Sisteme de intrare/ieire i echipamente periferice (03-1)34Arbitrarea centralizat (1)Metode de arbitrare centralizat:Conectarea n lan a dispozitivelorCereri independente InterogareArbitrare centralizat n care se utilizeaz o conexiune n lan a dispozitivelorO singur linie de cerere a magistralei, BUSREQ (Bus Request) SAU cablatO linie de acordare a magistralei BUSGNT (Bus Grant) 14.10.201535Sisteme de intrare/ieire i echipamente periferice (03-1)35Arbitrarea centralizat (2)Dispozitivul cel mai apropiat fizic de arbitru detecteaz semnalul de pe linia BUSGNT14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)36

36Arbitrarea centralizat (3)Sunt necesare doar dou linii de control pentru arbitrajul de magistralPrioritatea dispozitivelor este fix dat de ordinea nlnuirii prin linia BUSGNT Pentru a modifica prioritile implicite, magistralele pot avea mai multe nivele de prioritatePentru fiecare nivel de prioritate, exist o linie de cerere i una de acordare a magistralei 14.10.201537Sisteme de intrare/ieire i echipamente periferice (03-1)37Arbitrarea centralizat (4)Fiecare dispozitiv se conecteaz la una din liniile de cerere, dup prioritatea dispozitivului 14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)38

38Arbitrarea centralizat (5)Conectarea n lan avantaje:Numr redus de linii de control necesare Posibilitatea conectrii, n mod teoretic, a unui numr nelimitat de dispozitive Conectarea n lan dezavantaje:Prioriti fixe ale dispozitivelor Un dispozitiv cu prioritate ridicat poate bloca un dispozitiv cu prioritate redus Susceptibilitatea la defectele liniei BUSGNT14.10.201539Sisteme de intrare/ieire i echipamente periferice (03-1)39Arbitrarea centralizat (6)Arbitrare centralizat prin metoda cererilor independenteExist linii separate BUSREQ i BUSGNT pentru fiecare dispozitiv Arbitrul poate identifica imediat toate dispozitivele care solicit magistrala i poate determina prioritatea acestora Prioritatea cererilor este programabil Dezavantaj: pentru controlul a n dispozitive, este necesar conectarea a 2n linii BUSREQ i BUSGNT la arbitru14.10.201540Sisteme de intrare/ieire i echipamente periferice (03-1)40Arbitrarea centralizat (7)Arbitrare centralizat prin interogareLinia BUSGNT este nlocuit cu un set de linii de interogareDispozitivele solicit accesul la magistral printro linie comun BUSREQ Arbitrul de magistral genereaz o secven de adrese pe liniile de interogareFiecare dispozitiv compar aceste adrese cu o adres unic asignat acestuia La egalitate, dispozitivul activeaz semnalul BUSY i se conecteaz la magistral 14.10.201541Sisteme de intrare/ieire i echipamente periferice (03-1)41Arbitrarea centralizat (8)14.10.201542Sisteme de intrare/ieire i echipamente periferice (03-1)

42Arbitrarea centralizat (9)Prioritatea unui dispozitiv este determinat de poziia adresei sale n secvena de interogareAvantaj: secvena poate fi programat dac liniile de interogare sunt conectate la un registru programabil Alt avantaj: un defect al unui dispozitiv nu afecteaz celelalte dispozitive Avantajele se obin cu costul unui numr mai mare de linii de control14.10.201543Sisteme de intrare/ieire i echipamente periferice (03-1)43Arbitrajul de magistralArbitrajul de magistralArbitrarea centralizatArbitrarea descentralizat14.10.201544Sisteme de intrare/ieire i echipamente periferice (03-1)44Arbitrarea descentralizat (1)Nu exist un arbitru de magistralExemplu de arbitrare descentralizatn linii de cerere cu prioriti n dispozitivePentru utilizarea magistralei, un dispozitiv activeaz linia sa de cerere Toate dispozitivele monitorizeaz toate liniile de cerereDezavantaje: numr mai mare de linii; numr limitat de dispozitive 14.10.201545Sisteme de intrare/ieire i echipamente periferice (03-1)45Arbitrarea descentralizat (2)Exemplu de arbitrare descentralizat cu numai trei linii BUSREQ SAU cablatBUSY activat de dispozitivul masterLinie de arbitrare conectat n lanMetoda este similar cu arbitrarea prin conectarea n lan, dar fr un arbitruAvantaje: cost mai redus; vitez mai ridicat; nu este susceptibil la defectele arbitrului14.10.201546Sisteme de intrare/ieire i echipamente periferice (03-1)46Arbitrarea descentralizat (3)14.10.201547Sisteme de intrare/ieire i echipamente periferice (03-1)

473. MagistraleIntroducereConsideraii electriceSincronizarea transferurilor de dateArbitrajul de magistralMagistrala VMEMagistrale localeMagistrala PCIVariante ale magistralei PCIMagistrale seriale14.10.201548Sisteme de intrare/ieire i echipamente periferice (03-1)48Magistrala VMEMagistrala VMEPrezentare generalVariante VME paraleleModule i conectoriStandardul VXS14.10.201549Sisteme de intrare/ieire i echipamente periferice (03-1)49Prezentare general (1)VME (Versa Module Eurocard) Provine din magistrala VERSAbus (Motorola)Magistrala VERSAbus a fost adaptat pentru formatul dublu Eurocard (6U, 267160 mm)VMEbus, rev. ASpecificaiile VME au fost actualizate (reviziile B, C, C.1) Standarde IEC, IEEE i ANSI/VITA (VITA - VME International Trade Association, www.vita.com)14.10.201550Sisteme de intrare/ieire i echipamente periferice (03-1)

50Prezentare general (2)Magistral asincronPermite componentelor s funcioneze la viteza corespunztoare tehnologiei utilizate Utilizat pentru aplicaii industriale i sisteme nglobateNu exist taxe de licenFiabilitatea magistralei este asigurat prin:Proiectarea mecanic conectori cu pini metalici Protocolul logic 14.10.201551Sisteme de intrare/ieire i echipamente periferice (03-1)51Prezentare general (3)AplicaiiControl industrial Aplicaii militare: radare, comunicaii, aviaieAplicaii aerospaiale Transporturi feroviare Telecomunicaii: staii pentru telefoane celulare, centrale telefonice Aplicaii medicale: imagistic prin rezonan magnetic nuclearDiverse: rutere de reea, servere, copiatoare 14.10.201552Sisteme de intrare/ieire i echipamente periferice (03-1)52Prezentare general (4)Familie de trei magistraleVME: magistral principalVSB: magistral secundarMagistral pentru extensiile de memorie Permite creterea performanelor prin reducerea traficului global pe magistrala principal VMEVMS: magistral serialUtilizat pentru comunicarea i sincronizarea ntre mai multe procesoare 14.10.201553Sisteme de intrare/ieire i echipamente periferice (03-1)53Prezentare general (5)(a) Sistem minimal; (b) Sistem multiprocesor14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)54

54Magistrala VMEMagistrala VMEPrezentare generalVariante VME paraleleModule i conectoriStandardul VXS14.10.201555Sisteme de intrare/ieire i echipamente periferice (03-1)55Variante VME paralele (1)Magistrala VME originalLinii de date i adrese nemultiplexate Dimensiunea datelor: 8 .. 32 de biiDimensiunea adreselor: 16 .. 32 de biiPosibilitatea multiprocesrii: arhitectur M/SArbitrare centralizat prin conectare n lanUn numr de 7 linii de ntrerupereConectori cu 96 pini (3 rnduri x 32)Pn la 21 plci de extensie pe placa de baz14.10.201556Sisteme de intrare/ieire i echipamente periferice (03-1)56Variante VME paralele (2)Magistrala VME64Date de 64 bii (dublu Eurocard)Adrese de 64 bii (dublu Eurocard)Adrese de 32 sau 40 bii (simplu Eurocard)Conectori cu zgomote mai reduseFaciliti plug and play memorie ROMMagistrala VME64xPini de alimentare la 3,3 V 141 pini de I/E definii de utilizator14.10.201557Sisteme de intrare/ieire i echipamente periferice (03-1)57Variante VME paralele (3)Noi conectori cu 160 pini (5 rnduri x 32)Compatibili cu conectorii cu 96 piniConector suplimentar cu 95 pini (5 x 19)Rat de transfer mai ridicat (max. 160 MB/s)Protocol modificat pentru ciclurile de transfer de date 2eVME (Double-edge VME)Posibilitatea inserrii modulelor n timpul funcionrii Panouri frontale cu pini de ghidare14.10.201558Sisteme de intrare/ieire i echipamente periferice (03-1)58Variante VME paralele (4)Magistrala VME320Rat de transfer de peste 320 MB/s (rat de transfer la vrf de peste 500 MB/s)Metod de interconectare sub form de steaToi conectorii sunt legai mpreun la conectorul din mijloc al plcii de bazUn nou protocol 2eSST (Double-edge Source Synchronous Transfer)n timpul fazelor de date, protocolul este sincron la surs 14.10.201559Sisteme de intrare/ieire i echipamente periferice (03-1)59Magistrala VMEMagistrala VMEPrezentare generalVariante VME paraleleModule i conectoriStandardul VXS14.10.201560Sisteme de intrare/ieire i echipamente periferice (03-1)60Module i conectori (1)Dimensiuni ale modulelor VMEnlime simpl: 3U x 160 mm (U unitate de msur; 1U = 1.75 = 44,45 mm)nlime dubl: 6U x 160 mmnlime tripl: 9U x 400 mm Module cu rcire prin conducieUtilizate n aplicaii militare i aerospaialeCldura este condus prin placa de circuit imprimat sau printr-o plac de conducie14.10.201561Sisteme de intrare/ieire i echipamente periferice (03-1)61Module i conectori (2)Plci de baz VMELungime de 19; 1 .. 21 conectoriStandard: conectori cu 3 rnduriVME64x: conectori cu 5 rnduriVME320Tipuri de conectori VMEP (Plug): amplasai pe module (plci)J (Jack): amplasai pe placa de bazP1/J1, P2/J2: 96 sau 160 pini14.10.201562Sisteme de intrare/ieire i echipamente periferice (03-1)62Module i conectori (3)P3/J3: se pot include conectori P3 pe module 9UP0/J0: 95 pini; se pot utiliza pentru semnale de vitez ridicatSe pot amplasa conectori speciali ntre P1/J1 i P2/J2, de ex., pentru:Cabluri coaxialeCabluri cu fibre optice14.10.201563Sisteme de intrare/ieire i echipamente periferice (03-1)

63Magistrala VMEMagistrala VMEPrezentare generalVariante VME paraleleModule i conectoriStandardul VXS14.10.201564Sisteme de intrare/ieire i echipamente periferice (03-1)64Standardul VXS (1)VXS VMEbus Switched SerialStandard ANSI/VITA pentru a combina magistrala VME paralel cu o conexiune serial de vitez ridicatANSI/VITA 41.0: specificaie de bazANSI/VITA 41.1: protocol InfiniBandANSI/VITA 41.3: protocol Gigabit Ethernet de 1 i 10 Gbii/sANSI/VITA 41.4: protocol PCI Express (4x)14.10.201565Sisteme de intrare/ieire i echipamente periferice (03-1)

65Standardul VXS (2)Interconexiune serial comutatConexiuni punct la punct ntre modulePlci comutatoare (1-2): conin un comutatorPlci normale (pn la 18): alte plci care se conecteaz la plcile comutatoareSemnalele de ceas i de date sunt combinate ntr-un singur ir de bii serialRate ale datelor de 3,125 sau 6,25 Gbii/s Cu codificare 8b/10b: 312,5 sau 625 MB/sCu codificare 64b/66b: 378 sau 756 MB/s 14.10.201566Sisteme de intrare/ieire i echipamente periferice (03-1)66Standardul VXS (3)Plci comutatoare6U x 160 mmConectorii paraleli P1 i P2 sunt nlocuii cu 5 conectori seriali (P1 .. P5)Conectori MultiGig RTA1 K1, A2 K2: conectori de aliniere i cheiePWR1: conect. de alimentarePot accesa resursele VME prin puni seriale-VME

14.10.201567Sisteme de intrare/ieire i echipamente periferice (03-1)67Standardul VXS (4)Plci normaleP1, P2: conectori paraleli VME64x; 5 rnduri P0: conector serial de vitez ridicat; 7 rnduriA0 K0: conector de aliniere i cheieConectorul P0 asigur opt legturi seriale duplex integral (pn la 2,5 GB/s sau 5 GB/s n fiecare direcie)

14.10.201568Sisteme de intrare/ieire i echipamente periferice (03-1)68Standardul VXS (5)Plci de baz VXSConfiguraie maxim: 18 plci normale; 2 plci comutatoare; 1 plac VME64xTopologie stea simpl: fiecare plac normal se conecteaz la o singur plac comutatoareTopologie stea dual: fiecare plac normal se conecteaz la ambele plci comutatoareTopologie plas: fiecare plac normal se conecteaz direct la celelalte plciPn la 3 plci conectate fr un comutator14.10.201569Sisteme de intrare/ieire i echipamente periferice (03-1)69Standardul VXS (6)

Topologii VXS: stea dual; stea simpl; plas14.10.2015Sisteme de intrare/ieire i echipamente periferice (03-1)7070Rezumat (1)Pentru eliminarea reflexiilor de semnal trebuie utilizai terminatori de magistralTerminatorii rezistivi pot fi conectai n serie sau n paralel Dei magistralele sincrone au dezavantaje, majoritatea magistralelor sunt sincronePentru magistralele asincrone, protocoalele bidirecionale sunt mai fiabileMetodele de arbitrare ale magistralelor pot fi centralizate sau descentralizate14.10.201571Sisteme de intrare/ieire i echipamente periferice (03-1)71Rezumat (2)Metode de arbitrare centralizat: conectare n lan, cereri independente, interogareMagistrala VME este una din cele mai de succes tehnologii de interconectare Este asigurat compatibilitatea mecanic, electric i software cu toate plcile VME existenteMagistrala VME paralel a fost mbuntit n mod semnificativ, dar i-a atins limiteleStandardul VXS asigur tranziia la interconexiuni seriale de vitez ridicat14.10.201572Sisteme de intrare/ieire i echipamente periferice (03-1)72Noiuni, cunotine (1)Reflexii de semnalTerminator serie, paralelMagistrale sincroneTransferuri sincroneDezavantaje ale magistralelor sincroneMagistrale asincroneTransfer iniiat de surs, unidirecionalTransfer iniiat de destinaie, unidirecionalTransfer iniiat de surs, bidirecionalTransfer iniiat de destinaie, bidirecional14.10.201573Sisteme de intrare/ieire i echipamente periferice (03-1)73Noiuni, cunotine (2)Arbitrarea centralizat a magistralelorArbitrare centralizat prin conectarea n lanArbitrare centralizat prin metoda cererilor independenteArbitrare centralizat prin interogareArbitrarea descentralizat a magistralelorCaracteristici ale magistralei VME64xCaracteristici ale magistralei VME320Caracteristici ale tehnologiei VXSTopologii VXS14.10.201574Sisteme de intrare/ieire i echipamente periferice (03-1)74ntrebriCare sunt dezavantajele arbitrrii centralizate prin conectarea n lan a dispozitivelor?Cum funcioneaz arbitrarea centralizat prin interogare?Care sunt principalele caracteristici ale magistralei VME320?Care sunt principalele caracteristici ale tehnologiei VXS?14.10.201575Sisteme de intrare/ieire i echipamente periferice (03-1)75